多通道棘波分類系統之低功率ASIC電路設計
dc.contributor | 黃文吉 | zh_TW |
dc.contributor | Wen-Jyi Hwang | en_US |
dc.contributor.author | 柯奇恩 | zh_TW |
dc.contributor.author | KE,Chi-En | en_US |
dc.date.accessioned | 2019-09-05T11:20:50Z | |
dc.date.available | 2017-8-8 | |
dc.date.available | 2019-09-05T11:20:50Z | |
dc.date.issued | 2014 | |
dc.description.abstract | 本論文針對目前現有的棘波分類系統設計架構,並使用ASIC電路設計方式來實現此架構。本論文採用Nonlinear Energy Operator (NEO) 來偵測棘波,並搭配Generalized Hebbian Algorithm (GHA)演算法將偵測到的棘波進行特徵擷取。為了減少硬體資源的消耗,GHA架構中在計算調整不同組權重值時皆共享相同一塊計算電路。因此,本論文所提出的架構同時擁有較低的晶片面積,以即使用了台積電90奈米製程和對於功率消耗優化之技術,使得在功率消耗的這部分也有良好的表現。最後由於使用了多通道的訊號輸入,本論文在棘波分類系統的吞吐量能有大幅的提升。 | zh_TW |
dc.description.sponsorship | 資訊工程學系 | zh_TW |
dc.identifier | GN060147074S | |
dc.identifier.uri | http://etds.lib.ntnu.edu.tw/cgi-bin/gs32/gsweb.cgi?o=dstdcdr&s=id=%22GN060147074S%22.&%22.id.& | |
dc.identifier.uri | http://rportal.lib.ntnu.edu.tw:80/handle/20.500.12235/106627 | |
dc.language | 中文 | |
dc.subject | 棘波分類 | zh_TW |
dc.subject | 棘波偵測 | zh_TW |
dc.subject | 特徵擷取 | zh_TW |
dc.subject | 特殊應用積體電路 | zh_TW |
dc.subject | 非線性能量運算子 | zh_TW |
dc.subject | 通用賀賓學習法則 | zh_TW |
dc.subject | spike sorting | en_US |
dc.subject | spike detection | en_US |
dc.subject | feature extraction | en_US |
dc.subject | ASIC | en_US |
dc.subject | NEO | en_US |
dc.subject | GHA | en_US |
dc.title | 多通道棘波分類系統之低功率ASIC電路設計 | zh_TW |
dc.title | Efficient ASIC Architecture for Low-Power Multi-Channel Spike Sorting System | en_US |
Files
Original bundle
1 - 1 of 1
No Thumbnail Available
- Name:
- n060147074s01.pdf
- Size:
- 1.39 MB
- Format:
- Adobe Portable Document Format