FPGA設計32-bits及128-bits AES演算法使用Block RAM

dc.contributor黃奇武zh_TW
dc.contributor張吉正zh_TW
dc.contributor.author林茂元zh_TW
dc.contributor.authorLin Mao Yuanen_US
dc.date.accessioned2019-09-03T10:47:32Z
dc.date.available2099-12-31
dc.date.available2019-09-03T10:47:32Z
dc.date.issued2007
dc.description.abstract高級加密標準Advanced Encryption Standard (AES)演算法為一種對稱式加密系統的新標準,於西元2001年10月由美國國家標準與技術學會NIST(National Institute of Standards and Technology)選定Rijndael區塊加密演算法定名之,目的以用來取代資料加密標準DES (Data Encryption Standard)演算法。 本篇論文中,利用HDL (Hardware Description Language)語言,針對FPGA架構及特性,實現32-bit AES演算法電路,並將其中SubByte、MixColumn,ShiftRow及KeyExpansion進行Memory Base設計,簡少FPGA上的Slices使用,因此大幅提昇電路執行的整體運作時脈。並且利用4個32-bits AES電路為基礎,並列實現128-bits的AES電路。透過此研究可以提供在FPGA上小面積、Memory Base及較高頻率與Throughput之AES電路。zh_TW
dc.description.sponsorship電機工程學系zh_TW
dc.identifierGN0694750037
dc.identifier.urihttp://etds.lib.ntnu.edu.tw/cgi-bin/gs32/gsweb.cgi?o=dstdcdr&s=id=%22GN0694750037%22.&%22.id.&
dc.identifier.urihttp://rportal.lib.ntnu.edu.tw:80/handle/20.500.12235/95762
dc.language中文
dc.subject高級加密標準zh_TW
dc.subject現場可規劃邏輯閘陣列zh_TW
dc.subjectAESen_US
dc.subjectFPGAen_US
dc.titleFPGA設計32-bits及128-bits AES演算法使用Block RAMzh_TW

Files

Collections