可執行快速特徵擷取之多通道低功率棘波分類電路設計
dc.contributor | 黃文吉 | zh_TW |
dc.contributor | Hwang, Wen-Jyi | en_US |
dc.contributor.author | 張元俊 | zh_TW |
dc.contributor.author | Chang, Yuan-Jyun | en_US |
dc.date.accessioned | 2019-09-05T11:12:05Z | |
dc.date.available | 2018-08-18 | |
dc.date.available | 2019-09-05T11:12:05Z | |
dc.date.issued | 2016 | |
dc.description.abstract | 本研究旨在於設計與合成一可植入於腦部之棘波分類晶片。根據植入於腦部的需求,晶片體積過大則會壓迫腦部,晶片功耗太高則會提高晶片溫度,如此必然會傷害到腦內細胞,因為以上兩個原因,此晶片設計將會著重於其面積以及功耗。 本研究提出以NEO運算法則為基底的棘波偵測器和以本論文提出之特徵擷取法則為基底的特徵擷取器,並藉由共享架構上的運算單元,進而設計出低功率、低面積的電路架構。本研究亦將電路實作於ASIC流程上,相較FPGA開發,ASIC在調整晶片的面積及功耗顯得更有彈性。為了降低功耗,本研究亦導入clock gating技術,進一步降低晶片的耗電量。 本論文於最後提出電路架構之分析,根據分析結果,選出數組參數進行面積及功耗分析。證明本研究設計之晶片比起其他現有的架構,有著非常突出的面積及功耗表現,並有著與現有架構差不多的分類效果。本論文也會簡單討論使用本架構之特徵擷取法與現有之PCA演算法、GHA演算法與Zero crossing演算法比較。 | zh_TW |
dc.description.sponsorship | 資訊工程學系 | zh_TW |
dc.identifier | G060347009S | |
dc.identifier.uri | http://etds.lib.ntnu.edu.tw/cgi-bin/gs32/gsweb.cgi?o=dstdcdr&s=id=%22G060347009S%22.&%22.id.& | |
dc.identifier.uri | http://rportal.lib.ntnu.edu.tw:80/handle/20.500.12235/106397 | |
dc.language | 中文 | |
dc.subject | 棘波分類 | zh_TW |
dc.subject | 棘波偵測 | zh_TW |
dc.subject | 特徵擷取 | zh_TW |
dc.subject | 特殊應用積體電路 | zh_TW |
dc.title | 可執行快速特徵擷取之多通道低功率棘波分類電路設計 | zh_TW |
dc.title | Low-Power Architecture for Multichannel Spike Sorting Circuits Based on Fast Feature Extraction | en_US |
Files
Original bundle
1 - 1 of 1
No Thumbnail Available
- Name:
- 060347009s01.pdf
- Size:
- 3.43 MB
- Format:
- Adobe Portable Document Format