可逆式浮水印嵌入法則之硬體架構實現之研究

dc.contributor黃文吉zh_TW
dc.contributorHwang, Wen-Jyien_US
dc.contributor.author林岳zh_TW
dc.contributor.authorLin, Yuehen_US
dc.date.accessioned2019-09-05T11:13:07Z
dc.date.available2016-08-25
dc.date.available2019-09-05T11:13:07Z
dc.date.issued2016
dc.description.abstract本論文的主要目的是用一套硬體架構去實現浮水印嵌入法則。採用的法則是Hadamard Transform法則,與其他法則相比,此法則解決了其他法則有不可逆和會受到圖片種類而影響嵌入數量的問題,同時計算複雜度也不高,計算上較方便。 本論文將會以硬體架構去實現浮水印嵌入法則,在許多應用中,我們希望能夠即時的嵌入浮水印,在軟體中,嵌入所花的時間和想要嵌入的浮水印bits數成正相關,而此時用硬體處理的好處是執行時間不會因為想要嵌入的浮水印bits數而有太大變化,同時資源消耗方面也不太受影響,可在有限的時間內快速的嵌入浮水印。在其他以VLSI架構來嵌入浮水印的論文中,大多有嵌入完後不可逆的問題,或是可能無法為圖片提供全覆蓋保護,而在本論文中則解決了上述問題。綜合上述提到的觀點,本硬體架構具備低複雜度、處理速度快、可使嵌入浮水印後的圖片還原至原圖,以及提供全圖片覆蓋保護的優點。zh_TW
dc.description.sponsorship資訊工程學系zh_TW
dc.identifierG060347067S
dc.identifier.urihttp://etds.lib.ntnu.edu.tw/cgi-bin/gs32/gsweb.cgi?o=dstdcdr&s=id=%22G060347067S%22.&%22.id.&
dc.identifier.urihttp://rportal.lib.ntnu.edu.tw:80/handle/20.500.12235/106440
dc.language中文
dc.subject可逆式zh_TW
dc.subjectFPGAen_US
dc.subjectHadamard Transformen_US
dc.title可逆式浮水印嵌入法則之硬體架構實現之研究zh_TW
dc.titleThe hardware implementation of reversible watermarking algorithmen_US

Files

Original bundle

Now showing 1 - 1 of 1
No Thumbnail Available
Name:
060347067s01.pdf
Size:
2.5 MB
Format:
Adobe Portable Document Format

Collections