字串近似比對之硬體電路研究
dc.contributor | 黃文吉 | zh_TW |
dc.contributor.author | 邱健鐘 | zh_TW |
dc.date.accessioned | 2019-09-05T11:23:28Z | |
dc.date.available | 2007-2-13 | |
dc.date.available | 2019-09-05T11:23:28Z | |
dc.date.issued | 2007 | |
dc.description.abstract | 字串比對在資訊科學上已被廣泛的應用,例如在資訊檢索、生物資訊上的DNA比對、文字搜尋、人工智慧等等,相關的演算法則也多如皮毛,如Knuth-Morris-Pratt algorithm [12]、Boyer-Morre algorithm [11] 等等,但諸如這些演算法則均偏重於軟體相關研究上,而當資料量變大時,所花的時間也就愈大,因此若能以硬體電路來處理,並利用硬體的優點來縮短比對所需的時間,同時也能達到平行化的功能,如此必能大幅提升效能。本論文針對以場域可程式閘陣列(FPGA)來實現近似字串比對的硬體電路, 並提出以Shift-And-Or法則為基礎的近似字串比對電路,此電路允許字串比對可以有插入(insert)、替代(substitution)及刪除(delete)三種錯誤,具有低邏輯單元(logic elements)數、擴充性佳、效能佳、可平行化處理等優點,最後並評估此電路在未來可應用的方向如音樂檢索等等的可行性。 | zh_TW |
dc.description.sponsorship | 資訊工程學系 | zh_TW |
dc.identifier | GN0693470173 | |
dc.identifier.uri | http://etds.lib.ntnu.edu.tw/cgi-bin/gs32/gsweb.cgi?o=dstdcdr&s=id=%22GN0693470173%22.&%22.id.& | |
dc.identifier.uri | http://rportal.lib.ntnu.edu.tw:80/handle/20.500.12235/106650 | |
dc.language | 中文 | |
dc.subject | 字串比對 | zh_TW |
dc.title | 字串近似比對之硬體電路研究 | zh_TW |
Files
Original bundle
1 - 5 of 6
No Thumbnail Available
- Name:
- n069347017301.pdf
- Size:
- 95.95 KB
- Format:
- Adobe Portable Document Format
No Thumbnail Available
- Name:
- n069347017302.pdf
- Size:
- 220.49 KB
- Format:
- Adobe Portable Document Format
No Thumbnail Available
- Name:
- n069347017303.pdf
- Size:
- 222.64 KB
- Format:
- Adobe Portable Document Format
No Thumbnail Available
- Name:
- n069347017304.pdf
- Size:
- 122.58 KB
- Format:
- Adobe Portable Document Format
No Thumbnail Available
- Name:
- n069347017305.pdf
- Size:
- 112.32 KB
- Format:
- Adobe Portable Document Format