數位全像顯微鏡之高速相位展開法則電路於FPGA上之實現

dc.contributor黃文吉zh_TW
dc.contributorWen-Jyi, Hwangen_US
dc.contributor.author陳煥元zh_TW
dc.contributor.authorChen-Huan-Yuanen_US
dc.date.accessioned2019-09-05T11:19:23Z
dc.date.available2014-7-25
dc.date.available2019-09-05T11:19:23Z
dc.date.issued2014
dc.description.abstract本論文主要提出一硬體架構實現高速相位展開法則,透過本論文硬體架構可將不連續相位圖還原出與實際物體面貌相符合之連續相位圖。本論文採用定點數運算,令系統架構之資源消耗下降。同時配合廣域型相位展開法則及蛇狀路徑Buffer,使系統架構通則化後,可依照需要處理之不連續相位圖,調整系統架構及延伸法則,並透過高速運算有效降低遞回運算所需時間。 最後將此電路實現於FPGA開發平台進行實際量測硬體資源消耗、運算時間及功率消耗,透過硬體運算結果與軟體運算結果相互驗證後,確認還原結果正確。 依據實驗結果,本論文之系統架構具有資源消耗低、高速運算、複雜性低及系統延伸便利等多項優勢,對於現今需即時運算的嵌入式數位全像系統,本論文所提出之系統架構具有更強競爭力。zh_TW
dc.description.sponsorship資訊工程學系zh_TW
dc.identifierGN060147032S
dc.identifier.urihttp://etds.lib.ntnu.edu.tw/cgi-bin/gs32/gsweb.cgi?o=dstdcdr&s=id=%22GN060147032S%22.&%22.id.&
dc.identifier.urihttp://rportal.lib.ntnu.edu.tw:80/handle/20.500.12235/106600
dc.language中文
dc.subject系統晶片設計zh_TW
dc.subject高速運算zh_TW
dc.subject相位展開法則zh_TW
dc.subjectFPGAzh_TW
dc.title數位全像顯微鏡之高速相位展開法則電路於FPGA上之實現zh_TW
dc.titleFPGA-Based Fast Phase Unwrapping Architecture for Digital Holographic Microscopyen_US

Files

Original bundle

Now showing 1 - 1 of 1
No Thumbnail Available
Name:
n060147032s01.pdf
Size:
3.49 MB
Format:
Adobe Portable Document Format

Collections